Synplify Pro

收录时间:2013年9月30日 21:40 评论(0) 浏览(1362)

高性能FPGA综合工具Synplify Pro

 

a)  Synplify Pro 解决方案

随着FPGA的容量已经超过了数百门的范围,并且速度也超过了200MHz,对工具的要求也随之增长。Synplify Pro定位于复杂可编程逻辑设计,可以使你轻松的提高复杂FPGA设计的性能,节约开发时间。这个工具还具有一些功能能够帮助开发组管理复杂的开发项目,以达到最佳的结果。

b)  BEST算法的特点

Synopsys的FPGA产品都是基于BEST(Behavior Extracting Synthesis Technology)算法。BEST算法使Synplify Pro把高密度的FPGA设计的性能达到极限,同时芯片逻辑资源的效率也会达到最优。这些都会在很短的编译时间内完成,比传统的工具快很多。

 

\

c)  约束的

Synopsys的FPGA图形化的约束编辑器SCOPE(Synthesis Constraints Optimization Environment),提供了一个友好的约束编辑环境,允许对特定的设计做多套的约束。可以用多套约束来控制clock、register、I/O、multicycle path、false path等设置来控制综合及布局/布线。

d)  HDL Analyst环境

Synplify Pro的HDL Analyst可以提供很强大的RTL图形分析和调试环境。

e)  有限状态机的实现

Synplify Pro可以自动的找到您设计中的有限状态机。它可以根据您的约束对有限状态机的不同编码方式做评估并找出最佳的编码。FSM Compiler可以产生有限状态机的示意图,使查看结果更方便,并且可以交叉标识回源代码。

f)   RTL源代码,RTL视图以及Technology视图之间的交互

\

 

g)  自动Retiming

Synplify Pro集成了一个优秀的功能,它可以自动地通过移动组合逻辑之间的寄存器来平衡延时,使用retiming技术最多可以提高电路性能高达25%。

 

评论(0)

发表评论
登录

当你看到我发布的文章,分享了我的资源,等到了我的答案,麻烦你也看一眼我的照片,小菜,很清新的。

工具使用
我可以
  • 评论
关联标签
关联热门电子辑
类似的工具
Synplify Identify
浏览(2094) / 评论(0) / 2013年9月30日 21:40
Synplify Premier
浏览(2104) / 评论(0) / 2013年9月30日 21:40
Synplify DSP
浏览(1264) / 评论(0) / 2013年9月30日 21:40
面向对象开发环境 GNUstep
浏览(1437) / 评论(1) / 2013年11月12日 12:46
Precision Synthesis — 强大的逻辑与物理综合器
浏览(1573) / 评论(0) / 2013年9月30日 21:40
MDK-ARM开发工具
浏览(2839) / 评论(0) / 2013年9月30日 21:40
C51开发工具
浏览(2715) / 评论(0) / 2013年9月30日 21:40
IAR-ARM
浏览(2667) / 评论(0) / 2013年9月30日 21:40
IAR J-Link
浏览(1904) / 评论(0) / 2013年9月30日 21:40
IAR J-Trace
浏览(2148) / 评论(0) / 2013年9月30日 21:40